TM56F70C2
特性
1. ROM: 4K*16 bits Flash, 內置 模擬EEPROM 32*16 bits
2. RAM: 256 Bytes
3. STACK: 8 Levels
4. 系統(tǒng)時鐘類型選擇:
l 內置快速 RC 振蕩器 (FIRC), 18.432 MHz
l 內置慢速 RC 振蕩器 (SIRC), 37 KHz
5. 系統(tǒng)時鐘預分頻器:
l 系統(tǒng)時鐘可分頻1/2/4/8選項
6. 省電運行模式
l FAST 模式: 啟用慢速時鐘,快速時鐘保持 CPU 運行
l SLOW 模式: 快速時鐘可以禁用或啟用,慢速時鐘保持 CPU 運行
l IDLE 模式: 快速時鐘和 系統(tǒng)時鐘 停止。 慢速時鐘保持運行
l STOP 模式: 所有時鐘停止
7. 3個獨立定時器
l Timer0
- 8位定時器除以1~256預分頻選項/自動重載/計數(shù)器模式/中斷/停止功能
l Timer1
- 8位定時器除以1~256預分頻選項/自動重載/中斷/停止功能
l T2
- IDLE 模式喚醒定時器或用作一個簡單的 15 位時基定時器
- 4 個中斷間隔時間選項
- 時鐘源: 慢速時鐘、Fsys/128 或 FIRC/512 (18.432MHz/512)
8. 中斷 (Interrupt)
l 3個外部中斷引腳
- 1 引腳下降沿喚醒觸發(fā)和中斷
- 2個引腳上升沿或下降沿喚醒觸發(fā)和中斷
l Timer0 / Timer1 / T2 / Wake-up 定時器中斷
l ADC 中斷
l PWM 中斷
l UART 中斷
l LVD 中斷
9. Wake-up 定時器(WKT)
l 由內置 SIRC 振蕩器提供時鐘,具有 4 個可調節(jié)中斷時間
- 28 ms / 55 ms / 111 ms / 221 ms @VCC=5V
10. Watchdog 定時器 (WDT)
l 由內置 SIRC 振蕩器提供時鐘,具有 4 個可調節(jié)復位時間
- 221 ms /443 ms /1771 ms /3542 ms @VCC=5V
11. 三個 16位PWM
l 獨立的 PWM 占空比
l 共享 PWM 周期
l PWM時鐘源:系統(tǒng)時鐘 (Fsys)或FIRC(18.432MHz)或FIRC*2(36.864MHz)
l PWM0支持互補輸出 (PWM0P、PWM0N) 與非重疊輸出選項
12. 12 位 ADC,具有 17 個外部引腳輸入通道 和 7 個內部電壓通道
l 內部電壓通道:VR, OPA2TOADC, VTEMP, LDO1.2V, VSS, VCC/201, VCC/4
l ADC參考電壓:VCC或VR或LDO1.2V
13. BCM
l 14位DAC0和比較器OPA0,用于恒流控制
l 14位DAC1和比較器OPA1,用于恒壓控制
l OPA2 為1/10/20/50倍放大器
14. UART
l 波特率(Baud rate) 最高可達到115200
l 支持 單線模式
15. 復位 (Reset)
l 上電復位 (POR)
l 低電壓復位 (LVR)
l 外部引腳復位 (XRST)
l 看門狗計時器復位(WDTR)
16. 低電壓復位(LVR)和低電壓檢測(LVD)
l 16級低電壓復位:2.13V ~ 4.26V,可禁用
l 15級低電壓檢測:2.24V~4.20V,可禁用,帶遲滯(hysteresis)選項
17. 工作電壓 : 2.2V~5.5V
*上電 VCC 必須超過 POR 2.0V 和用戶選擇的 LVR 電平,請參閱“電氣特性圖”以避免進入 ROM 死區(qū)。
18. 工作溫度 : -40°C to + 105°C
19. 16位ROM數(shù)據查表
20. 16 位循環(huán)冗余校驗 (CRC) 功能
21. 指令集: 39 個指令
22. I/O ports:
l 15 個GPIO
- 開漏輸出(Open-Drain Output)
- CMOS 推挽輸出(CMOS Push-Pull Output)
- 具有上拉/下拉電阻選項的施密特觸發(fā)器輸入
- 所有 I/O 均具有 High-Sink
- 1/2 VCC (1/2 bias) 輸出
- 支持喚醒功能
23. 編程連接支持 4 線 (ICP) 或 6 線編程
24. 封裝類型:
l 20-pin SOP (300 mil)
l 20-pin TSSOP (173 mil)
l 20-pin QFN20 (3*3*0.75-0.4mm)
l 16-pin SOP (150 mil)
25. 片上調試 / ICE 接口
l 使用2線專用ICE引腳,不占用GPIO